Dieses Buch stellt eine umfassende Reihe von Techniken vor, die alle wichtigen Aspekte eines modernen Virtual Prototype (VP)-basierten Entwurfsablaufs verbessern. Die Autoren legen den Schwerpunkt auf automatisierte formale Verifikationsmethoden sowie auf fortgeschrittene, abdeckungsgeleitete Analyse- und Testtechniken, die auf SystemC-basierte VP und die zugehörige Software (SW) zugeschnitten sind. Die Abdeckung umfasst auch VP-Modellierungstechniken, die sowohl funktionale als auch nicht-funktionale Aspekte behandeln, und beschreibt zudem Korrespondenzanalysen zwischen der Hardware- und VP-Ebene, um die auf verschiedenen Abstraktionsebenen verfügbaren Informationen zu nutzen. Alle Ansätze werden ausführlich diskutiert und anhand mehrerer Experimente evaluiert, um ihre Effektivität bei der Verbesserung des VP-basierten Entwurfsablaufs zu demonstrieren. Darüber hinaus legt das Buch einen besonderen Schwerpunkt auf den modernen RISC-V ISA, mit mehreren Fallstudien, die sowohl Aspekteder Modellierung als auch der VP- und SW-Verifikation abdecken.
Les informations fournies dans la section « Synopsis » peuvent faire référence à une autre édition de ce titre.
Dr. Vladimir Herdt erwarb 2014 den Master of Science in Informatik an der Universität Bremen, Deutschland. Bis 2020 promovierte er an der Universität Bremen im Bereich Rechnerarchitektur zum Dr.-Ing. in Informatik. Seither ist er Senior Researcher in der Abteilung Cyber-Physical Systems des Deutschen Forschungszentrums für Künstliche Intelligenz (DFKI). Seine aktuellen Forschungsinteressen umfassen Virtual Prototyping sowie Verifikations- und Analysetechniken mit einem besonderen Fokus auf RISC-V. In diesen Bereichen hat er mehr als 25 begutachtete Zeitschriften- und Konferenzbeiträge veröffentlicht. Er wurde mit dem Springer BestMasters Award ausgezeichnet.
Prof. Daniel Große promovierte 2008 an der Universität Bremen zum Dr.-Ing. der Informatik. Im Jahr 2010 übernahm er eine Vertretungsprofessor für Rechnerarchitektur an der Albert-Ludwigs-Universität Freiburg. Von 2013 bis 2014 war er Geschäftsführer des EDA-Start-ups solvertec, das sich auf automatisierte Debugging-Techniken spezialisiert hat. Seit 2015 ist er Senior Researcher an der Universität Bremen und am Deutschen Forschungszentrum für Künstliche Intelligenz (DFKI) sowie wissenschaftlicher Koordinator der im Rahmen der Exzellenzinitiative geförderten Graduiertenschule für Systemdesign. Mitte 2020 wurde er zum ordentlicher Professor an der Johannes Kepler Universität Linz, Österreich berufen, wo er die Gruppe für Komplexe Systeme leitet. Seine aktuellen Forschungsinteressen umfassen Verifikation, Virtual Prototyping, Debugging und Synthese. Er hat über 130 Publikationen in Fachzeitschriften und auf Konferenzen in den oben genannten Bereichen veröffentlicht. Dr. Große war in Programmausschüssen zahlreicher Konferenzen tätig, darunter DAC, DATE, ICCAD, CODES+ISSS, FDL und MEMOCODE. Er erhielt Auszeichnungen für den besten Vortrag auf der FDL 2007, DVCon Europe 2018 und ICCAD 2018. Er ist ein IEEE Senior Member.
Prof. Rolf Drechsler arbeitete nach seiner Promotion im Jahr 1995 an der Johann Wolfgang Goethe-Universität in Frankfurt am Main fünf Jahre am Institut für Informatik der Albert-Ludwigs-Universität in Freiburg im Breisgau. Nach zwei Jahren in der Zentralabteilung Technologie der Siemens AG in München wurde Rolf Drechsler im Oktober 2001 zum ordentlicher Professor und Leiter der Gruppe für Rechnerarchitektur am Institut für Informatik der Universität Bremen berufen. Seit 2011 ist er zusätzlich Direktor der Gruppe Cyber-Physical Systems am Deutschen Forschungszentrum für Künstliche Intelligenz (DFKI) in Bremen. Von 2008 bis 2013 war er Prorektor für Forschung und Wissenschaftlichen Nachwuchs an der Universität Bremen. Seit 2018 ist er Dekan des Fachbereichs Mathematik und Informatik. Rolf Drechsler war Mitglied in Programmkomitees zahlreicher Konferenzen, darunter DAC, ICCAD, DATE, ASP-DAC, FDL, MEMOCODE und FMCAD. Er war Vorsitzender der Symposien auf der ISMVL 1999 und 2014 sowie der ETS 2018. Er ist Koordinator der im Rahmen derdeutschen Exzellenzinitiative geförderten Graduiertenschule "System Design" und Mitbegründer des Data Science Center an der Universität Bremen. Er erhielt Best-Paper-Awards bei HVC 2006, FDL 2007 und 2010, DDECS 2010 und ICCAD 2013 und 2018. Im Jahr 2018 erhielt er den Berninghausen Award for Excellence in Teaching. Er ist Associate Editor von IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems, IEEE Transactions on Very Large Scale Integration Systems, IET Cyber-Physical Systems: Theory & Applications, International Journal on Multiple-Valued Logic and Soft Computing, und ACM Journal on Emerging Technologies in Computing Systems. Zu seinen aktuellen Forschungsinteressen gehören die Entwicklung und das Design von Datenstrukturen und Algorithmen mit Schwerpunkt auf Schaltkreis- und Systemdesign. Er ist ein IEEE Fellow.
Les informations fournies dans la section « A propos du livre » peuvent faire référence à une autre édition de ce titre.
Vendeur : GreatBookPrices, Columbia, MD, Etats-Unis
Etat : New. N° de réf. du vendeur 45542781-n
Quantité disponible : Plus de 20 disponibles
Vendeur : Grand Eagle Retail, Bensenville, IL, Etats-Unis
Hardcover. Etat : new. Hardcover. Dieses Buch stellt eine umfassende Reihe von Techniken vor, die alle wichtigen Aspekte eines modernen Virtual Prototype (VP)-basierten Entwurfsablaufs verbessern. Die Autoren legen den Schwerpunkt auf automatisierte formale Verifikationsmethoden sowie auf fortgeschrittene, abdeckungsgeleitete Analyse- und Testtechniken, die auf SystemC-basierte VP und die zugehoerige Software (SW) zugeschnitten sind. Die Abdeckung umfasst auch VP-Modellierungstechniken, die sowohl funktionale als auch nicht-funktionale Aspekte behandeln, und beschreibt zudem Korrespondenzanalysen zwischen der Hardware- und VP-Ebene, um die auf verschiedenen Abstraktionsebenen verfuegbaren Informationen zu nutzen. Alle Ansaetze werden ausfuehrlich diskutiert und anhand mehrerer Experimente evaluiert, um ihre Effektivitaet bei der Verbesserung des VP-basierten Entwurfsablaufs zu demonstrieren. Darueber hinaus legt das Buch einen besonderen Schwerpunkt auf den modernen RISC-V ISA, mit mehreren Fallstudien, die sowohl Aspekteder Modellierung als auch der VP- und SW-Verifikation abdecken. Die Autoren legen den Schwerpunkt auf automatisierte formale Verifikationsmethoden sowie auf fortgeschrittene, abdeckungsgeleitete Analyse- und Testtechniken, die auf SystemC-basierte VP und die zugehoerige Software (SW) zugeschnitten sind. Shipping may be from multiple locations in the US or from the UK, depending on stock availability. N° de réf. du vendeur 9783031181733
Quantité disponible : 1 disponible(s)
Vendeur : GreatBookPrices, Columbia, MD, Etats-Unis
Etat : As New. Unread book in perfect condition. N° de réf. du vendeur 45542781
Quantité disponible : Plus de 20 disponibles
Vendeur : Ria Christie Collections, Uxbridge, Royaume-Uni
Etat : New. In German. N° de réf. du vendeur ria9783031181733_new
Quantité disponible : Plus de 20 disponibles
Vendeur : GreatBookPricesUK, Woodford Green, Royaume-Uni
Etat : New. N° de réf. du vendeur 45542781-n
Quantité disponible : Plus de 20 disponibles
Vendeur : BuchWeltWeit Ludwig Meier e.K., Bergisch Gladbach, Allemagne
Buch. Etat : Neu. This item is printed on demand - it takes 3-4 days longer - Neuware -Dieses Buch stellt eine umfassende Reihe von Techniken vor, die alle wichtigen Aspekte eines modernen Virtual Prototype (VP)-basierten Entwurfsablaufs verbessern. Die Autoren legen den Schwerpunkt auf automatisierte formale Verifikationsmethoden sowie auf fortgeschrittene, abdeckungsgeleitete Analyse- und Testtechniken, die auf SystemC-basierte VP und die zugehörige Software (SW) zugeschnitten sind. Die Abdeckung umfasst auch VP-Modellierungstechniken, die sowohl funktionale als auch nicht-funktionale Aspekte behandeln, und beschreibt zudem Korrespondenzanalysen zwischen der Hardware- und VP-Ebene, um die auf verschiedenen Abstraktionsebenen verfügbaren Informationen zu nutzen. Alle Ansätze werden ausführlich diskutiert und anhand mehrerer Experimente evaluiert, um ihre Effektivität bei der Verbesserung des VP-basierten Entwurfsablaufs zu demonstrieren. Darüber hinaus legt das Buch einen besonderen Schwerpunkt auf den modernen RISC-V ISA, mit mehreren Fallstudien, die sowohl Aspekteder Modellierung als auch der VP- und SW-Verifikation abdecken. 288 pp. Deutsch. N° de réf. du vendeur 9783031181733
Quantité disponible : 2 disponible(s)
Vendeur : GreatBookPricesUK, Woodford Green, Royaume-Uni
Etat : As New. Unread book in perfect condition. N° de réf. du vendeur 45542781
Quantité disponible : Plus de 20 disponibles
Vendeur : Books Puddle, New York, NY, Etats-Unis
Etat : New. 1. Aufl. 2022 edition NO-PA16APR2015-KAP. N° de réf. du vendeur 26396295757
Quantité disponible : 4 disponible(s)
Vendeur : Majestic Books, Hounslow, Royaume-Uni
Etat : New. Print on Demand. N° de réf. du vendeur 401162642
Quantité disponible : 4 disponible(s)
Vendeur : Biblios, Frankfurt am main, HESSE, Allemagne
Etat : New. PRINT ON DEMAND. N° de réf. du vendeur 18396295751
Quantité disponible : 4 disponible(s)