Articles liés à Accélérateur matériel partagé pour l'architecture...

Accélérateur matériel partagé pour l'architecture hybride AHt-MPSoC - Couverture souple

 
9786204664828: Accélérateur matériel partagé pour l'architecture hybride AHt-MPSoC

Synopsis

Dans ce système, une nouvelle classe d'architecture hybride AHt-MPSoC est présentée, dans laquelle les accélérateurs matériels sont partagés entre les processeurs de manière à réduire le coût du système et à augmenter les performances. Un nouveau schéma de mémoire hybride est proposé par ce schéma est évalué par une simulation extensive pour montrer des améliorations significatives de la performance. L'architecture MPSoC hybride asymétrique se compose d'une mémoire vive statique (SRAM) et d'une cellule de mémoire vive dynamique intégrée (eDRAM) en association avec la méthodologie partagée de l'accélérateur matériel (HWA) pour déterminer les tâches de calcul communes entre les tâches concurrentes de l'application. Les résultats expérimentaux montrent que le système hybride AHt-MPSoC proposé consomme moins d'énergie que le système existant et que les compromis entre surface et performance sont évalués très rapidement.

Les informations fournies dans la section « Synopsis » peuvent faire référence à une autre édition de ce titre.

Acheter neuf

Afficher cet article
EUR 39,90

Autre devise

EUR 23 expédition depuis Allemagne vers Etats-Unis

Destinations, frais et délais

Résultats de recherche pour Accélérateur matériel partagé pour l'architecture...

Image fournie par le vendeur

R. Arun Prasath
ISBN 10 : 6204664824 ISBN 13 : 9786204664828
Neuf Taschenbuch
impression à la demande

Vendeur : BuchWeltWeit Ludwig Meier e.K., Bergisch Gladbach, Allemagne

Évaluation du vendeur 5 sur 5 étoiles Evaluation 5 étoiles, En savoir plus sur les évaluations des vendeurs

Taschenbuch. Etat : Neu. This item is printed on demand - it takes 3-4 days longer - Neuware -Dans ce système, une nouvelle classe d'architecture hybride AHt-MPSoC est présentée, dans laquelle les accélérateurs matériels sont partagés entre les processeurs de manière à réduire le coût du système et à augmenter les performances. Un nouveau schéma de mémoire hybride est proposé par ce schéma est évalué par une simulation extensive pour montrer des améliorations significatives de la performance. L'architecture MPSoC hybride asymétrique se compose d'une mémoire vive statique (SRAM) et d'une cellule de mémoire vive dynamique intégrée (eDRAM) en association avec la méthodologie partagée de l'accélérateur matériel (HWA) pour déterminer les tâches de calcul communes entre les tâches concurrentes de l'application. Les résultats expérimentaux montrent que le système hybride AHt-MPSoC proposé consomme moins d'énergie que le système existant et que les compromis entre surface et performance sont évalués très rapidement. 68 pp. Französisch. N° de réf. du vendeur 9786204664828

Contacter le vendeur

Acheter neuf

EUR 39,90
Autre devise
Frais de port : EUR 23
De Allemagne vers Etats-Unis
Destinations, frais et délais

Quantité disponible : 2 disponible(s)

Ajouter au panier

Image fournie par le vendeur

R. Arun Prasath|P. Uma Maheswari
Edité par Editions Notre Savoir, 2022
ISBN 10 : 6204664824 ISBN 13 : 9786204664828
Neuf Couverture souple

Vendeur : moluna, Greven, Allemagne

Évaluation du vendeur 4 sur 5 étoiles Evaluation 4 étoiles, En savoir plus sur les évaluations des vendeurs

Etat : New. N° de réf. du vendeur 585927909

Contacter le vendeur

Acheter neuf

EUR 32,78
Autre devise
Frais de port : EUR 48,99
De Allemagne vers Etats-Unis
Destinations, frais et délais

Quantité disponible : Plus de 20 disponibles

Ajouter au panier

Image fournie par le vendeur

R. Arun Prasath
ISBN 10 : 6204664824 ISBN 13 : 9786204664828
Neuf Taschenbuch

Vendeur : buchversandmimpf2000, Emtmannsberg, BAYE, Allemagne

Évaluation du vendeur 5 sur 5 étoiles Evaluation 5 étoiles, En savoir plus sur les évaluations des vendeurs

Taschenbuch. Etat : Neu. Neuware -Dans ce système, une nouvelle classe d'architecture hybride AHt-MPSoC est présentée, dans laquelle les accélérateurs matériels sont partagés entre les processeurs de manière à réduire le coût du système et à augmenter les performances. Un nouveau schéma de mémoire hybride est proposé par ce schéma est évalué par une simulation extensive pour montrer des améliorations significatives de la performance. L'architecture MPSoC hybride asymétrique se compose d'une mémoire vive statique (SRAM) et d'une cellule de mémoire vive dynamique intégrée (eDRAM) en association avec la méthodologie partagée de l'accélérateur matériel (HWA) pour déterminer les tâches de calcul communes entre les tâches concurrentes de l'application. Les résultats expérimentaux montrent que le système hybride AHt-MPSoC proposé consomme moins d'énergie que le système existant et que les compromis entre surface et performance sont évalués très rapidement.Books on Demand GmbH, Überseering 33, 22297 Hamburg 68 pp. Französisch. N° de réf. du vendeur 9786204664828

Contacter le vendeur

Acheter neuf

EUR 39,90
Autre devise
Frais de port : EUR 60
De Allemagne vers Etats-Unis
Destinations, frais et délais

Quantité disponible : 2 disponible(s)

Ajouter au panier

Image fournie par le vendeur

R. Arun Prasath
Edité par Editions Notre Savoir, 2022
ISBN 10 : 6204664824 ISBN 13 : 9786204664828
Neuf Taschenbuch
impression à la demande

Vendeur : AHA-BUCH GmbH, Einbeck, Allemagne

Évaluation du vendeur 5 sur 5 étoiles Evaluation 5 étoiles, En savoir plus sur les évaluations des vendeurs

Taschenbuch. Etat : Neu. nach der Bestellung gedruckt Neuware - Printed after ordering - Dans ce système, une nouvelle classe d'architecture hybride AHt-MPSoC est présentée, dans laquelle les accélérateurs matériels sont partagés entre les processeurs de manière à réduire le coût du système et à augmenter les performances. Un nouveau schéma de mémoire hybride est proposé par ce schéma est évalué par une simulation extensive pour montrer des améliorations significatives de la performance. L'architecture MPSoC hybride asymétrique se compose d'une mémoire vive statique (SRAM) et d'une cellule de mémoire vive dynamique intégrée (eDRAM) en association avec la méthodologie partagée de l'accélérateur matériel (HWA) pour déterminer les tâches de calcul communes entre les tâches concurrentes de l'application. Les résultats expérimentaux montrent que le système hybride AHt-MPSoC proposé consomme moins d'énergie que le système existant et que les compromis entre surface et performance sont évalués très rapidement. N° de réf. du vendeur 9786204664828

Contacter le vendeur

Acheter neuf

EUR 40,89
Autre devise
Frais de port : EUR 60,60
De Allemagne vers Etats-Unis
Destinations, frais et délais

Quantité disponible : 1 disponible(s)

Ajouter au panier