Dans ce système, une nouvelle classe d'architecture hybride AHt-MPSoC est présentée, dans laquelle les accélérateurs matériels sont partagés entre les processeurs de manière à réduire le coût du système et à augmenter les performances. Un nouveau schéma de mémoire hybride est proposé par ce schéma est évalué par une simulation extensive pour montrer des améliorations significatives de la performance. L'architecture MPSoC hybride asymétrique se compose d'une mémoire vive statique (SRAM) et d'une cellule de mémoire vive dynamique intégrée (eDRAM) en association avec la méthodologie partagée de l'accélérateur matériel (HWA) pour déterminer les tâches de calcul communes entre les tâches concurrentes de l'application. Les résultats expérimentaux montrent que le système hybride AHt-MPSoC proposé consomme moins d'énergie que le système existant et que les compromis entre surface et performance sont évalués très rapidement.
Les informations fournies dans la section « Synopsis » peuvent faire référence à une autre édition de ce titre.
EUR 23 expédition depuis Allemagne vers Etats-Unis
Destinations, frais et délaisVendeur : BuchWeltWeit Ludwig Meier e.K., Bergisch Gladbach, Allemagne
Taschenbuch. Etat : Neu. This item is printed on demand - it takes 3-4 days longer - Neuware -Dans ce système, une nouvelle classe d'architecture hybride AHt-MPSoC est présentée, dans laquelle les accélérateurs matériels sont partagés entre les processeurs de manière à réduire le coût du système et à augmenter les performances. Un nouveau schéma de mémoire hybride est proposé par ce schéma est évalué par une simulation extensive pour montrer des améliorations significatives de la performance. L'architecture MPSoC hybride asymétrique se compose d'une mémoire vive statique (SRAM) et d'une cellule de mémoire vive dynamique intégrée (eDRAM) en association avec la méthodologie partagée de l'accélérateur matériel (HWA) pour déterminer les tâches de calcul communes entre les tâches concurrentes de l'application. Les résultats expérimentaux montrent que le système hybride AHt-MPSoC proposé consomme moins d'énergie que le système existant et que les compromis entre surface et performance sont évalués très rapidement. 68 pp. Französisch. N° de réf. du vendeur 9786204664828
Quantité disponible : 2 disponible(s)
Vendeur : moluna, Greven, Allemagne
Etat : New. N° de réf. du vendeur 585927909
Quantité disponible : Plus de 20 disponibles
Vendeur : buchversandmimpf2000, Emtmannsberg, BAYE, Allemagne
Taschenbuch. Etat : Neu. Neuware -Dans ce système, une nouvelle classe d'architecture hybride AHt-MPSoC est présentée, dans laquelle les accélérateurs matériels sont partagés entre les processeurs de manière à réduire le coût du système et à augmenter les performances. Un nouveau schéma de mémoire hybride est proposé par ce schéma est évalué par une simulation extensive pour montrer des améliorations significatives de la performance. L'architecture MPSoC hybride asymétrique se compose d'une mémoire vive statique (SRAM) et d'une cellule de mémoire vive dynamique intégrée (eDRAM) en association avec la méthodologie partagée de l'accélérateur matériel (HWA) pour déterminer les tâches de calcul communes entre les tâches concurrentes de l'application. Les résultats expérimentaux montrent que le système hybride AHt-MPSoC proposé consomme moins d'énergie que le système existant et que les compromis entre surface et performance sont évalués très rapidement.Books on Demand GmbH, Überseering 33, 22297 Hamburg 68 pp. Französisch. N° de réf. du vendeur 9786204664828
Quantité disponible : 2 disponible(s)
Vendeur : AHA-BUCH GmbH, Einbeck, Allemagne
Taschenbuch. Etat : Neu. nach der Bestellung gedruckt Neuware - Printed after ordering - Dans ce système, une nouvelle classe d'architecture hybride AHt-MPSoC est présentée, dans laquelle les accélérateurs matériels sont partagés entre les processeurs de manière à réduire le coût du système et à augmenter les performances. Un nouveau schéma de mémoire hybride est proposé par ce schéma est évalué par une simulation extensive pour montrer des améliorations significatives de la performance. L'architecture MPSoC hybride asymétrique se compose d'une mémoire vive statique (SRAM) et d'une cellule de mémoire vive dynamique intégrée (eDRAM) en association avec la méthodologie partagée de l'accélérateur matériel (HWA) pour déterminer les tâches de calcul communes entre les tâches concurrentes de l'application. Les résultats expérimentaux montrent que le système hybride AHt-MPSoC proposé consomme moins d'énergie que le système existant et que les compromis entre surface et performance sont évalués très rapidement. N° de réf. du vendeur 9786204664828
Quantité disponible : 1 disponible(s)