Articles liés à Acelerador de Hardware Partilhado para Arquitectura...

Acelerador de Hardware Partilhado para Arquitectura Híbrida AHt-MPSoC - Couverture souple

 
9786204664859: Acelerador de Hardware Partilhado para Arquitectura Híbrida AHt-MPSoC

Synopsis

Neste sistema, é apresentada uma nova classe de arquitectura híbrida AHt-MPSoC em que os aceleradores de hardware são partilhados entre processadores de modo a reduzir o custo do sistema e aumentar o desempenho. Um novo esquema de memória híbrida é proposto por este esquema é avaliado através de simulação extensiva para mostrar melhorias significativas no desempenho. A arquitectura híbrida assimétrica heterogénea MPSoC consiste numa memória estática de acesso aleatório (SRAM) e uma célula integrada de memória dinâmica de acesso aleatório (eDRAM) em associação com uma metodologia partilhada de Acelerador de Hardware (HWA) para determinar as tarefas computacionais comuns entre as tarefas simultâneas de aplicação. Um resultado experimental mostra que o consumo de energia do sistema híbrido AHt-MPSoC proposto foi reduzido a partir do sistema existente e as suas trocas de área/desempenho foram avaliadas muito rapidamente.

Les informations fournies dans la section « Synopsis » peuvent faire référence à une autre édition de ce titre.

Acheter neuf

Afficher cet article
EUR 39,90

Autre devise

EUR 23 expédition depuis Allemagne vers Etats-Unis

Destinations, frais et délais

Résultats de recherche pour Acelerador de Hardware Partilhado para Arquitectura...

Image fournie par le vendeur

R. Arun Prasath
ISBN 10 : 6204664859 ISBN 13 : 9786204664859
Neuf Taschenbuch
impression à la demande

Vendeur : BuchWeltWeit Ludwig Meier e.K., Bergisch Gladbach, Allemagne

Évaluation du vendeur 5 sur 5 étoiles Evaluation 5 étoiles, En savoir plus sur les évaluations des vendeurs

Taschenbuch. Etat : Neu. This item is printed on demand - it takes 3-4 days longer - Neuware -Neste sistema, é apresentada uma nova classe de arquitectura híbrida AHt-MPSoC em que os aceleradores de hardware são partilhados entre processadores de modo a reduzir o custo do sistema e aumentar o desempenho. Um novo esquema de memória híbrida é proposto por este esquema é avaliado através de simulação extensiva para mostrar melhorias significativas no desempenho. A arquitectura híbrida assimétrica heterogénea MPSoC consiste numa memória estática de acesso aleatório (SRAM) e uma célula integrada de memória dinâmica de acesso aleatório (eDRAM) em associação com uma metodologia partilhada de Acelerador de Hardware (HWA) para determinar as tarefas computacionais comuns entre as tarefas simultâneas de aplicação. Um resultado experimental mostra que o consumo de energia do sistema híbrido AHt-MPSoC proposto foi reduzido a partir do sistema existente e as suas trocas de área/desempenho foram avaliadas muito rapidamente. 64 pp. Portugiesisch. N° de réf. du vendeur 9786204664859

Contacter le vendeur

Acheter neuf

EUR 39,90
Autre devise
Frais de port : EUR 23
De Allemagne vers Etats-Unis
Destinations, frais et délais

Quantité disponible : 2 disponible(s)

Ajouter au panier

Image fournie par le vendeur

R. Arun Prasath|P. Uma Maheswari
Edité par Edições Nosso Conhecimento, 2022
ISBN 10 : 6204664859 ISBN 13 : 9786204664859
Neuf Couverture souple

Vendeur : moluna, Greven, Allemagne

Évaluation du vendeur 4 sur 5 étoiles Evaluation 4 étoiles, En savoir plus sur les évaluations des vendeurs

Etat : New. N° de réf. du vendeur 585927911

Contacter le vendeur

Acheter neuf

EUR 32,78
Autre devise
Frais de port : EUR 48,99
De Allemagne vers Etats-Unis
Destinations, frais et délais

Quantité disponible : Plus de 20 disponibles

Ajouter au panier

Image fournie par le vendeur

R. Arun Prasath
ISBN 10 : 6204664859 ISBN 13 : 9786204664859
Neuf Taschenbuch

Vendeur : buchversandmimpf2000, Emtmannsberg, BAYE, Allemagne

Évaluation du vendeur 5 sur 5 étoiles Evaluation 5 étoiles, En savoir plus sur les évaluations des vendeurs

Taschenbuch. Etat : Neu. Neuware -Neste sistema, é apresentada uma nova classe de arquitectura híbrida AHt-MPSoC em que os aceleradores de hardware são partilhados entre processadores de modo a reduzir o custo do sistema e aumentar o desempenho. Um novo esquema de memória híbrida é proposto por este esquema é avaliado através de simulação extensiva para mostrar melhorias significativas no desempenho. A arquitectura híbrida assimétrica heterogénea MPSoC consiste numa memória estática de acesso aleatório (SRAM) e uma célula integrada de memória dinâmica de acesso aleatório (eDRAM) em associação com uma metodologia partilhada de Acelerador de Hardware (HWA) para determinar as tarefas computacionais comuns entre as tarefas simultâneas de aplicação. Um resultado experimental mostra que o consumo de energia do sistema híbrido AHt-MPSoC proposto foi reduzido a partir do sistema existente e as suas trocas de área/desempenho foram avaliadas muito rapidamente.Books on Demand GmbH, Überseering 33, 22297 Hamburg 64 pp. Portugiesisch. N° de réf. du vendeur 9786204664859

Contacter le vendeur

Acheter neuf

EUR 39,90
Autre devise
Frais de port : EUR 60
De Allemagne vers Etats-Unis
Destinations, frais et délais

Quantité disponible : 2 disponible(s)

Ajouter au panier

Image fournie par le vendeur

R. Arun Prasath
Edité par Edições Nosso Conhecimento, 2022
ISBN 10 : 6204664859 ISBN 13 : 9786204664859
Neuf Taschenbuch
impression à la demande

Vendeur : AHA-BUCH GmbH, Einbeck, Allemagne

Évaluation du vendeur 5 sur 5 étoiles Evaluation 5 étoiles, En savoir plus sur les évaluations des vendeurs

Taschenbuch. Etat : Neu. nach der Bestellung gedruckt Neuware - Printed after ordering - Neste sistema, é apresentada uma nova classe de arquitectura híbrida AHt-MPSoC em que os aceleradores de hardware são partilhados entre processadores de modo a reduzir o custo do sistema e aumentar o desempenho. Um novo esquema de memória híbrida é proposto por este esquema é avaliado através de simulação extensiva para mostrar melhorias significativas no desempenho. A arquitectura híbrida assimétrica heterogénea MPSoC consiste numa memória estática de acesso aleatório (SRAM) e uma célula integrada de memória dinâmica de acesso aleatório (eDRAM) em associação com uma metodologia partilhada de Acelerador de Hardware (HWA) para determinar as tarefas computacionais comuns entre as tarefas simultâneas de aplicação. Um resultado experimental mostra que o consumo de energia do sistema híbrido AHt-MPSoC proposto foi reduzido a partir do sistema existente e as suas trocas de área/desempenho foram avaliadas muito rapidamente. N° de réf. du vendeur 9786204664859

Contacter le vendeur

Acheter neuf

EUR 40,89
Autre devise
Frais de port : EUR 60,57
De Allemagne vers Etats-Unis
Destinations, frais et délais

Quantité disponible : 1 disponible(s)

Ajouter au panier