Neste sistema, é apresentada uma nova classe de arquitectura híbrida AHt-MPSoC em que os aceleradores de hardware são partilhados entre processadores de modo a reduzir o custo do sistema e aumentar o desempenho. Um novo esquema de memória híbrida é proposto por este esquema é avaliado através de simulação extensiva para mostrar melhorias significativas no desempenho. A arquitectura híbrida assimétrica heterogénea MPSoC consiste numa memória estática de acesso aleatório (SRAM) e uma célula integrada de memória dinâmica de acesso aleatório (eDRAM) em associação com uma metodologia partilhada de Acelerador de Hardware (HWA) para determinar as tarefas computacionais comuns entre as tarefas simultâneas de aplicação. Um resultado experimental mostra que o consumo de energia do sistema híbrido AHt-MPSoC proposto foi reduzido a partir do sistema existente e as suas trocas de área/desempenho foram avaliadas muito rapidamente.
Les informations fournies dans la section « Synopsis » peuvent faire référence à une autre édition de ce titre.
EUR 23 expédition depuis Allemagne vers Etats-Unis
Destinations, frais et délaisVendeur : BuchWeltWeit Ludwig Meier e.K., Bergisch Gladbach, Allemagne
Taschenbuch. Etat : Neu. This item is printed on demand - it takes 3-4 days longer - Neuware -Neste sistema, é apresentada uma nova classe de arquitectura híbrida AHt-MPSoC em que os aceleradores de hardware são partilhados entre processadores de modo a reduzir o custo do sistema e aumentar o desempenho. Um novo esquema de memória híbrida é proposto por este esquema é avaliado através de simulação extensiva para mostrar melhorias significativas no desempenho. A arquitectura híbrida assimétrica heterogénea MPSoC consiste numa memória estática de acesso aleatório (SRAM) e uma célula integrada de memória dinâmica de acesso aleatório (eDRAM) em associação com uma metodologia partilhada de Acelerador de Hardware (HWA) para determinar as tarefas computacionais comuns entre as tarefas simultâneas de aplicação. Um resultado experimental mostra que o consumo de energia do sistema híbrido AHt-MPSoC proposto foi reduzido a partir do sistema existente e as suas trocas de área/desempenho foram avaliadas muito rapidamente. 64 pp. Portugiesisch. N° de réf. du vendeur 9786204664859
Quantité disponible : 2 disponible(s)
Vendeur : moluna, Greven, Allemagne
Etat : New. N° de réf. du vendeur 585927911
Quantité disponible : Plus de 20 disponibles
Vendeur : buchversandmimpf2000, Emtmannsberg, BAYE, Allemagne
Taschenbuch. Etat : Neu. Neuware -Neste sistema, é apresentada uma nova classe de arquitectura híbrida AHt-MPSoC em que os aceleradores de hardware são partilhados entre processadores de modo a reduzir o custo do sistema e aumentar o desempenho. Um novo esquema de memória híbrida é proposto por este esquema é avaliado através de simulação extensiva para mostrar melhorias significativas no desempenho. A arquitectura híbrida assimétrica heterogénea MPSoC consiste numa memória estática de acesso aleatório (SRAM) e uma célula integrada de memória dinâmica de acesso aleatório (eDRAM) em associação com uma metodologia partilhada de Acelerador de Hardware (HWA) para determinar as tarefas computacionais comuns entre as tarefas simultâneas de aplicação. Um resultado experimental mostra que o consumo de energia do sistema híbrido AHt-MPSoC proposto foi reduzido a partir do sistema existente e as suas trocas de área/desempenho foram avaliadas muito rapidamente.Books on Demand GmbH, Überseering 33, 22297 Hamburg 64 pp. Portugiesisch. N° de réf. du vendeur 9786204664859
Quantité disponible : 2 disponible(s)
Vendeur : AHA-BUCH GmbH, Einbeck, Allemagne
Taschenbuch. Etat : Neu. nach der Bestellung gedruckt Neuware - Printed after ordering - Neste sistema, é apresentada uma nova classe de arquitectura híbrida AHt-MPSoC em que os aceleradores de hardware são partilhados entre processadores de modo a reduzir o custo do sistema e aumentar o desempenho. Um novo esquema de memória híbrida é proposto por este esquema é avaliado através de simulação extensiva para mostrar melhorias significativas no desempenho. A arquitectura híbrida assimétrica heterogénea MPSoC consiste numa memória estática de acesso aleatório (SRAM) e uma célula integrada de memória dinâmica de acesso aleatório (eDRAM) em associação com uma metodologia partilhada de Acelerador de Hardware (HWA) para determinar as tarefas computacionais comuns entre as tarefas simultâneas de aplicação. Um resultado experimental mostra que o consumo de energia do sistema híbrido AHt-MPSoC proposto foi reduzido a partir do sistema existente e as suas trocas de área/desempenho foram avaliadas muito rapidamente. N° de réf. du vendeur 9786204664859
Quantité disponible : 1 disponible(s)