La transformada discreta del coseno (DCT) es conocida básicamente por comprimir imágenes mpeg y jpeg. La razón básica por la que se utiliza ampliamente en todo el mundo es por su simplicidad y facilidad de cálculo para una ejecución más rápida. Se está investigando mucho para una ejecución más rápida de la media DCT, mientras que también se desarrollan muchos algoritmos para la compresión de vídeo e imágenes. La técnica antigua que se está utilizando para tamaños limitados de imágenes es la técnica de Chen o la técnica de descomposición de columnas en fila. Las implementaciones de hardware son difíciles y complicadas utilizando estos códigos, tienen que pasar por un esquema de codificación largo y que lleva tiempo. En este trabajo se propone un método nuevo y eficiente utilizando el generador de sistemas simulink, gracias al cual los códigos se generan automáticamente y la implementación del hardware se hace fácil. Esta arquitectura también es útil para imágenes de distinto tamaño. Admite imágenes de tamaño variable. El análisis de rendimiento de la utilización del hardware se lleva a cabo de forma eficaz.Los códigos generados se generan en Verilog y la utilización del hardware se lleva a cabo mediante Fpga virtex 5 xc5vlx110t.
Les informations fournies dans la section « Synopsis » peuvent faire référence à une autre édition de ce titre.
EUR 9,70 expédition depuis Allemagne vers France
Destinations, frais et délaisVendeur : moluna, Greven, Allemagne
Etat : New. N° de réf. du vendeur 721421864
Quantité disponible : Plus de 20 disponibles
Vendeur : BuchWeltWeit Ludwig Meier e.K., Bergisch Gladbach, Allemagne
Taschenbuch. Etat : Neu. This item is printed on demand - it takes 3-4 days longer - Neuware -La transformada discreta del coseno (DCT) es conocida básicamente por comprimir imágenes mpeg y jpeg. La razón básica por la que se utiliza ampliamente en todo el mundo es por su simplicidad y facilidad de cálculo para una ejecución más rápida. Se está investigando mucho para una ejecución más rápida de la media DCT, mientras que también se desarrollan muchos algoritmos para la compresión de vídeo e imágenes. La técnica antigua que se está utilizando para tamaños limitados de imágenes es la técnica de Chen o la técnica de descomposición de columnas en fila. Las implementaciones de hardware son difíciles y complicadas utilizando estos códigos, tienen que pasar por un esquema de codificación largo y que lleva tiempo. En este trabajo se propone un método nuevo y eficiente utilizando el generador de sistemas simulink, gracias al cual los códigos se generan automáticamente y la implementación del hardware se hace fácil. Esta arquitectura también es útil para imágenes de distinto tamaño. Admite imágenes de tamaño variable. El análisis de rendimiento de la utilización del hardware se lleva a cabo de forma eficaz.Los códigos generados se generan en Verilog y la utilización del hardware se lleva a cabo mediante Fpga virtex 5 xc5vlx110t. 64 pp. Spanisch. N° de réf. du vendeur 9786205179048
Quantité disponible : 2 disponible(s)
Vendeur : AHA-BUCH GmbH, Einbeck, Allemagne
Taschenbuch. Etat : Neu. nach der Bestellung gedruckt Neuware - Printed after ordering - La transformada discreta del coseno (DCT) es conocida básicamente por comprimir imágenes mpeg y jpeg. La razón básica por la que se utiliza ampliamente en todo el mundo es por su simplicidad y facilidad de cálculo para una ejecución más rápida. Se está investigando mucho para una ejecución más rápida de la media DCT, mientras que también se desarrollan muchos algoritmos para la compresión de vídeo e imágenes. La técnica antigua que se está utilizando para tamaños limitados de imágenes es la técnica de Chen o la técnica de descomposición de columnas en fila. Las implementaciones de hardware son difíciles y complicadas utilizando estos códigos, tienen que pasar por un esquema de codificación largo y que lleva tiempo. En este trabajo se propone un método nuevo y eficiente utilizando el generador de sistemas simulink, gracias al cual los códigos se generan automáticamente y la implementación del hardware se hace fácil. Esta arquitectura también es útil para imágenes de distinto tamaño. Admite imágenes de tamaño variable. El análisis de rendimiento de la utilización del hardware se lleva a cabo de forma eficaz.Los códigos generados se generan en Verilog y la utilización del hardware se lleva a cabo mediante Fpga virtex 5 xc5vlx110t. N° de réf. du vendeur 9786205179048
Quantité disponible : 1 disponible(s)
Vendeur : buchversandmimpf2000, Emtmannsberg, BAYE, Allemagne
Taschenbuch. Etat : Neu. Neuware -La transformada discreta del coseno (DCT) es conocida básicamente por comprimir imágenes mpeg y jpeg. La razón básica por la que se utiliza ampliamente en todo el mundo es por su simplicidad y facilidad de cálculo para una ejecución más rápida. Se está investigando mucho para una ejecución más rápida de la media DCT, mientras que también se desarrollan muchos algoritmos para la compresión de vídeo e imágenes. La técnica antigua que se está utilizando para tamaños limitados de imágenes es la técnica de Chen o la técnica de descomposición de columnas en fila. Las implementaciones de hardware son difíciles y complicadas utilizando estos códigos, tienen que pasar por un esquema de codificación largo y que lleva tiempo. En este trabajo se propone un método nuevo y eficiente utilizando el generador de sistemas simulink, gracias al cual los códigos se generan automáticamente y la implementación del hardware se hace fácil. Esta arquitectura también es útil para imágenes de distinto tamaño. Admite imágenes de tamaño variable. El análisis de rendimiento de la utilización del hardware se lleva a cabo de forma eficaz.Los códigos generados se generan en Verilog y la utilización del hardware se lleva a cabo mediante Fpga virtex 5 xc5vlx110t.Books on Demand GmbH, Überseering 33, 22297 Hamburg 64 pp. Spanisch. N° de réf. du vendeur 9786205179048
Quantité disponible : 2 disponible(s)