Search preferences
Passer aux résultats principaux de la recherche

Filtres de recherche

Type d'article

  • Tous les types de produits 
  • Livres (4)
  • Magazines & Périodiques (Aucun autre résultat ne correspond à ces critères)
  • Bandes dessinées (Aucun autre résultat ne correspond à ces critères)
  • Partitions de musique (Aucun autre résultat ne correspond à ces critères)
  • Art, Affiches et Gravures (Aucun autre résultat ne correspond à ces critères)
  • Photographies (Aucun autre résultat ne correspond à ces critères)
  • Cartes (Aucun autre résultat ne correspond à ces critères)
  • Manuscrits & Papiers anciens (Aucun autre résultat ne correspond à ces critères)

Etat En savoir plus

  • Neuf (4)
  • Comme neuf, Très bon ou Bon (Aucun autre résultat ne correspond à ces critères)
  • Assez bon ou satisfaisant (Aucun autre résultat ne correspond à ces critères)
  • Moyen ou mauvais (Aucun autre résultat ne correspond à ces critères)
  • Conformément à la description (Aucun autre résultat ne correspond à ces critères)

Reliure

Particularités

  • Ed. originale (Aucun autre résultat ne correspond à ces critères)
  • Signé (Aucun autre résultat ne correspond à ces critères)
  • Jaquette (Aucun autre résultat ne correspond à ces critères)
  • Avec images (4)
  • Sans impressions à la demande (1)

Langue (1)

Prix

  • Tous les prix 
  • Moins de EUR 20 (Aucun autre résultat ne correspond à ces critères)
  • EUR 20 à EUR 45 
  • Plus de EUR 45 (Aucun autre résultat ne correspond à ces critères)
Fourchette de prix personnalisée (EUR)

Livraison gratuite

  • Livraison gratuite à destination de Etats-Unis (Aucun autre résultat ne correspond à ces critères)

Pays

  • Abhishek Kumar

    Edité par Edizioni Sapienza Okt 2022, 2022

    ISBN 10 : 6205313820 ISBN 13 : 9786205313824

    Langue: italien

    Vendeur : buchversandmimpf2000, Emtmannsberg, BAYE, Allemagne

    Évaluation du vendeur 5 sur 5 étoiles Evaluation 5 étoiles, En savoir plus sur les évaluations des vendeurs

    Contacter le vendeur

    EUR 39,90

    EUR 60 expédition depuis Allemagne vers Etats-Unis

    Quantité disponible : 2 disponible(s)

    Ajouter au panier

    Taschenbuch. Etat : Neu. Neuware -Progettare una memoria dinamica ad accesso casuale sincrono (SDRAM) da 8 MB x 16 x 4-BAnk (512 MB) utilizzando il linguaggio di descrizione hardware Verilog, che può essere utilizzato in qualsiasi applicazione basata sulla memoria. Oggi i computer, così come altri sistemi elettronici che richiedono grandi quantità di memoria, utilizzano le DRAM come memoria di base . Grazie all'esclusiva struttura a celle di transistor delle DRAM, è possibile costruire reti di memoria estremamente dense in un singolo dispositivo che occupa un ingombro relativamente ridotto. Le DRAM convenzionali sono controllate in modo asincrono e richiedono che il progettista del sistema inserisca manualmente gli stati di standby per soddisfare le specifiche del dispositivo. I tempi di sincronizzazione dipendono dalla velocità della DRAM e sono indipendenti dalla velocità del bus di sistema. Queste limitazioni della sincronizzazione hanno portato allo sviluppo della SDRAM, che è in gran parte una DRAM veloce con un'interfaccia sincrona ad alta velocità. I segnali di ingresso/uscita e di controllo sono sincronizzati con un clock esterno, rendendo disponibili nuove opzioni per il progettista. I circuiti di interfaccia semplificati e il throughput dei dati ad alta larghezza di banda possono essere ottenuti con le SDRAM rispetto alle DRAM convenzionali.Books on Demand GmbH, Überseering 33, 22297 Hamburg 52 pp. Italienisch.

  • Abhishek Kumar

    Edité par Edizioni Sapienza Okt 2022, 2022

    ISBN 10 : 6205313820 ISBN 13 : 9786205313824

    Langue: italien

    Vendeur : BuchWeltWeit Ludwig Meier e.K., Bergisch Gladbach, Allemagne

    Évaluation du vendeur 5 sur 5 étoiles Evaluation 5 étoiles, En savoir plus sur les évaluations des vendeurs

    Contacter le vendeur

    impression à la demande

    EUR 39,90

    EUR 23 expédition depuis Allemagne vers Etats-Unis

    Quantité disponible : 2 disponible(s)

    Ajouter au panier

    Taschenbuch. Etat : Neu. This item is printed on demand - it takes 3-4 days longer - Neuware -Progettare una memoria dinamica ad accesso casuale sincrono (SDRAM) da 8 MB x 16 x 4-BAnk (512 MB) utilizzando il linguaggio di descrizione hardware Verilog, che può essere utilizzato in qualsiasi applicazione basata sulla memoria. Oggi i computer, così come altri sistemi elettronici che richiedono grandi quantità di memoria, utilizzano le DRAM come memoria di base . Grazie all'esclusiva struttura a celle di transistor delle DRAM, è possibile costruire reti di memoria estremamente dense in un singolo dispositivo che occupa un ingombro relativamente ridotto. Le DRAM convenzionali sono controllate in modo asincrono e richiedono che il progettista del sistema inserisca manualmente gli stati di standby per soddisfare le specifiche del dispositivo. I tempi di sincronizzazione dipendono dalla velocità della DRAM e sono indipendenti dalla velocità del bus di sistema. Queste limitazioni della sincronizzazione hanno portato allo sviluppo della SDRAM, che è in gran parte una DRAM veloce con un'interfaccia sincrona ad alta velocità. I segnali di ingresso/uscita e di controllo sono sincronizzati con un clock esterno, rendendo disponibili nuove opzioni per il progettista. I circuiti di interfaccia semplificati e il throughput dei dati ad alta larghezza di banda possono essere ottenuti con le SDRAM rispetto alle DRAM convenzionali. 52 pp. Italienisch.

  • ABHISHEK KUMAR|Ritesh Singh

    Edité par Edizioni Sapienza, 2022

    ISBN 10 : 6205313820 ISBN 13 : 9786205313824

    Langue: italien

    Vendeur : moluna, Greven, Allemagne

    Évaluation du vendeur 4 sur 5 étoiles Evaluation 4 étoiles, En savoir plus sur les évaluations des vendeurs

    Contacter le vendeur

    impression à la demande

    EUR 32,78

    EUR 48,99 expédition depuis Allemagne vers Etats-Unis

    Quantité disponible : Plus de 20 disponibles

    Ajouter au panier

    Etat : New. Dieser Artikel ist ein Print on Demand Artikel und wird nach Ihrer Bestellung fuer Sie gedruckt. Autor/Autorin: KUMAR ABHISHEKAbhishek Kumar e Ritesh Singh, Assistant Professor, Department of Electrical Engineering, Manipal University Jaipur, Jaipur, India. La loro area di ricerca comprende la progettazione, la modellazione e la simulazione di.

  • Abhishek Kumar

    Edité par Edizioni Sapienza, 2022

    ISBN 10 : 6205313820 ISBN 13 : 9786205313824

    Langue: italien

    Vendeur : AHA-BUCH GmbH, Einbeck, Allemagne

    Évaluation du vendeur 5 sur 5 étoiles Evaluation 5 étoiles, En savoir plus sur les évaluations des vendeurs

    Contacter le vendeur

    impression à la demande

    EUR 40,89

    EUR 60,48 expédition depuis Allemagne vers Etats-Unis

    Quantité disponible : 1 disponible(s)

    Ajouter au panier

    Taschenbuch. Etat : Neu. nach der Bestellung gedruckt Neuware - Printed after ordering - Progettare una memoria dinamica ad accesso casuale sincrono (SDRAM) da 8 MB x 16 x 4-BAnk (512 MB) utilizzando il linguaggio di descrizione hardware Verilog, che può essere utilizzato in qualsiasi applicazione basata sulla memoria. Oggi i computer, così come altri sistemi elettronici che richiedono grandi quantità di memoria, utilizzano le DRAM come memoria di base . Grazie all'esclusiva struttura a celle di transistor delle DRAM, è possibile costruire reti di memoria estremamente dense in un singolo dispositivo che occupa un ingombro relativamente ridotto. Le DRAM convenzionali sono controllate in modo asincrono e richiedono che il progettista del sistema inserisca manualmente gli stati di standby per soddisfare le specifiche del dispositivo. I tempi di sincronizzazione dipendono dalla velocità della DRAM e sono indipendenti dalla velocità del bus di sistema. Queste limitazioni della sincronizzazione hanno portato allo sviluppo della SDRAM, che è in gran parte una DRAM veloce con un'interfaccia sincrona ad alta velocità. I segnali di ingresso/uscita e di controllo sono sincronizzati con un clock esterno, rendendo disponibili nuove opzioni per il progettista. I circuiti di interfaccia semplificati e il throughput dei dati ad alta larghezza di banda possono essere ottenuti con le SDRAM rispetto alle DRAM convenzionali.