Search preferences
Passer aux résultats principaux de la recherche

Filtres de recherche

Type d'article

  • Tous les types de produits 
  • Livres (4)
  • Magazines & Périodiques (Aucun autre résultat ne correspond à ces critères)
  • Bandes dessinées (Aucun autre résultat ne correspond à ces critères)
  • Partitions de musique (Aucun autre résultat ne correspond à ces critères)
  • Art, Affiches et Gravures (Aucun autre résultat ne correspond à ces critères)
  • Photographies (Aucun autre résultat ne correspond à ces critères)
  • Cartes (Aucun autre résultat ne correspond à ces critères)
  • Manuscrits & Papiers anciens (Aucun autre résultat ne correspond à ces critères)

Etat En savoir plus

  • Neuf (4)
  • Comme neuf, Très bon ou Bon (Aucun autre résultat ne correspond à ces critères)
  • Assez bon ou satisfaisant (Aucun autre résultat ne correspond à ces critères)
  • Moyen ou mauvais (Aucun autre résultat ne correspond à ces critères)
  • Conformément à la description (Aucun autre résultat ne correspond à ces critères)

Reliure

Particularités

  • Ed. originale (Aucun autre résultat ne correspond à ces critères)
  • Signé (Aucun autre résultat ne correspond à ces critères)
  • Jaquette (Aucun autre résultat ne correspond à ces critères)
  • Avec images (3)
  • Sans impressions à la demande (2)

Langue (1)

Prix

  • Tous les prix 
  • Moins de EUR 20 (Aucun autre résultat ne correspond à ces critères)
  • EUR 20 à EUR 45 
  • Plus de EUR 45 (Aucun autre résultat ne correspond à ces critères)
Fourchette de prix personnalisée (EUR)

Livraison gratuite

  • Livraison gratuite à destination de France (Aucun autre résultat ne correspond à ces critères)

Pays

  • ABHISHEK KUMAR|Ritesh Singh

    Edité par Ediciones Nuestro Conocimiento, 2022

    ISBN 10 : 6205313804 ISBN 13 : 9786205313800

    Langue: espagnol

    Vendeur : moluna, Greven, Allemagne

    Évaluation du vendeur 5 sur 5 étoiles Evaluation 5 étoiles, En savoir plus sur les évaluations des vendeurs

    Contacter le vendeur

    EUR 32,78

    Autre devise
    EUR 9,70 expédition depuis Allemagne vers France

    Destinations, frais et délais

    Quantité disponible : Plus de 20 disponibles

    Ajouter au panier

    Etat : New.

  • Abhishek Kumar

    Edité par Ediciones Nuestro Conocimiento Okt 2022, 2022

    ISBN 10 : 6205313804 ISBN 13 : 9786205313800

    Langue: espagnol

    Vendeur : buchversandmimpf2000, Emtmannsberg, BAYE, Allemagne

    Évaluation du vendeur 5 sur 5 étoiles Evaluation 5 étoiles, En savoir plus sur les évaluations des vendeurs

    Contacter le vendeur

    EUR 39,90

    Autre devise
    EUR 15 expédition depuis Allemagne vers France

    Destinations, frais et délais

    Quantité disponible : 2 disponible(s)

    Ajouter au panier

    Taschenbuch. Etat : Neu. Neuware -Diseñar una memoria dinámica sincrónica de acceso aleatorio (SDRAM) de 8 MB x 16 x 4 Bancos (512 MB) utilizando el lenguaje de descripción de hardware Verilog, que puede utilizarse en cualquier aplicación basada en la memoria. Hoy en día, los ordenadores, así como otros sistemas electrónicos que requieren grandes cantidades de memoria, utilizan DRAMs para la memoria central. Gracias a la exclusiva estructura de celdas de transistores de las DRAM, es posible construir redes de memoria extremadamente densas en un único dispositivo que ocupa un espacio relativamente pequeño. Las DRAM convencionales se controlan de forma asíncrona, lo que obliga al diseñador del sistema a introducir manualmente los estados de espera para cumplir las especificaciones del dispositivo. El tiempo de sincronización depende de la velocidad de la DRAM y es independiente de la velocidad del bus del sistema. Estas limitaciones de la sincronización son las que han llevado al desarrollo de la SDRAM, quees en gran medida una DRAM rápida con una interfaz sincrónica de alta velocidad. Las señales de entrada/salida y del controlador se sincronizan con un reloj externo, lo que pone a disposición del diseñador nuevas opciones. Con la SDRAM se pueden obtener circuitos de interfaz simplificados y un gran ancho de banda de datos en comparación con la DRAM convencional.Books on Demand GmbH, Überseering 33, 22297 Hamburg 52 pp. Spanisch.

  • Abhishek Kumar

    Edité par Ediciones Nuestro Conocimiento Okt 2022, 2022

    ISBN 10 : 6205313804 ISBN 13 : 9786205313800

    Langue: espagnol

    Vendeur : BuchWeltWeit Ludwig Meier e.K., Bergisch Gladbach, Allemagne

    Évaluation du vendeur 5 sur 5 étoiles Evaluation 5 étoiles, En savoir plus sur les évaluations des vendeurs

    Contacter le vendeur

    impression à la demande

    EUR 39,90

    Autre devise
    EUR 11 expédition depuis Allemagne vers France

    Destinations, frais et délais

    Quantité disponible : 2 disponible(s)

    Ajouter au panier

    Taschenbuch. Etat : Neu. This item is printed on demand - it takes 3-4 days longer - Neuware -Diseñar una memoria dinámica sincrónica de acceso aleatorio (SDRAM) de 8 MB x 16 x 4 Bancos (512 MB) utilizando el lenguaje de descripción de hardware Verilog, que puede utilizarse en cualquier aplicación basada en la memoria. Hoy en día, los ordenadores, así como otros sistemas electrónicos que requieren grandes cantidades de memoria, utilizan DRAMs para la memoria central. Gracias a la exclusiva estructura de celdas de transistores de las DRAM, es posible construir redes de memoria extremadamente densas en un único dispositivo que ocupa un espacio relativamente pequeño. Las DRAM convencionales se controlan de forma asíncrona, lo que obliga al diseñador del sistema a introducir manualmente los estados de espera para cumplir las especificaciones del dispositivo. El tiempo de sincronización depende de la velocidad de la DRAM y es independiente de la velocidad del bus del sistema. Estas limitaciones de la sincronización son las que han llevado al desarrollo de la SDRAM, quees en gran medida una DRAM rápida con una interfaz sincrónica de alta velocidad. Las señales de entrada/salida y del controlador se sincronizan con un reloj externo, lo que pone a disposición del diseñador nuevas opciones. Con la SDRAM se pueden obtener circuitos de interfaz simplificados y un gran ancho de banda de datos en comparación con la DRAM convencional. 52 pp. Spanisch.

  • Abhishek Kumar

    Edité par Ediciones Nuestro Conocimiento, 2022

    ISBN 10 : 6205313804 ISBN 13 : 9786205313800

    Langue: espagnol

    Vendeur : AHA-BUCH GmbH, Einbeck, Allemagne

    Évaluation du vendeur 5 sur 5 étoiles Evaluation 5 étoiles, En savoir plus sur les évaluations des vendeurs

    Contacter le vendeur

    impression à la demande

    EUR 40,89

    Autre devise
    EUR 10,99 expédition depuis Allemagne vers France

    Destinations, frais et délais

    Quantité disponible : 1 disponible(s)

    Ajouter au panier

    Taschenbuch. Etat : Neu. nach der Bestellung gedruckt Neuware - Printed after ordering - Diseñar una memoria dinámica sincrónica de acceso aleatorio (SDRAM) de 8 MB x 16 x 4 Bancos (512 MB) utilizando el lenguaje de descripción de hardware Verilog, que puede utilizarse en cualquier aplicación basada en la memoria. Hoy en día, los ordenadores, así como otros sistemas electrónicos que requieren grandes cantidades de memoria, utilizan DRAMs para la memoria central. Gracias a la exclusiva estructura de celdas de transistores de las DRAM, es posible construir redes de memoria extremadamente densas en un único dispositivo que ocupa un espacio relativamente pequeño. Las DRAM convencionales se controlan de forma asíncrona, lo que obliga al diseñador del sistema a introducir manualmente los estados de espera para cumplir las especificaciones del dispositivo. El tiempo de sincronización depende de la velocidad de la DRAM y es independiente de la velocidad del bus del sistema. Estas limitaciones de la sincronización son las que han llevado al desarrollo de la SDRAM, quees en gran medida una DRAM rápida con una interfaz sincrónica de alta velocidad. Las señales de entrada/salida y del controlador se sincronizan con un reloj externo, lo que pone a disposición del diseñador nuevas opciones. Con la SDRAM se pueden obtener circuitos de interfaz simplificados y un gran ancho de banda de datos en comparación con la DRAM convencional.